คำอธิบาย
ตระกูล MachXO2 ของ PLD ที่ใช้พลังงานต่ำเป็นพิเศษ เปิดใช้ทันที และไม่ลบเลือน มีอุปกรณ์หกเครื่องที่มีความหนาแน่นตั้งแต่ 256 ถึง 6864 Look-Up Tables (LUTs)นอกเหนือจากลอจิกที่ตั้งโปรแกรมได้ในราคาต่ำที่ใช้ LUT แล้ว อุปกรณ์เหล่านี้ยังมี Embedded Block RAM (EBR), Distributed RAM, User Flash Memory (UFM), Phase Locked Loops (PLLs), รองรับ I/O ซอร์สแบบซิงโครนัสล่วงหน้า, รองรับการกำหนดค่าขั้นสูง รวมถึงความสามารถในการบู๊ตคู่และฟังก์ชันที่ใช้กันทั่วไปในเวอร์ชันที่เข้มงวด เช่น ตัวควบคุม SPI ตัวควบคุม I2 C และตัวจับเวลา/ตัวนับคุณลักษณะเหล่านี้ช่วยให้อุปกรณ์เหล่านี้สามารถใช้ในแอปพลิเคชันสำหรับผู้บริโภคและระบบที่มีต้นทุนต่ำและมีปริมาณมากอุปกรณ์ MachXO2 ได้รับการออกแบบบนกระบวนการพลังงานต่ำแบบไม่ลบเลือนขนาด 65 นาโนเมตรสถาปัตยกรรมอุปกรณ์มีคุณสมบัติหลายอย่าง เช่น I/O ดิฟเฟอเรนเชียลที่มีการแกว่งต่ำที่ตั้งโปรแกรมได้ และความสามารถในการปิด I/O Bank, PLL บนชิป และออสซิลเลเตอร์แบบไดนามิกคุณลักษณะเหล่านี้ช่วยจัดการการใช้พลังงานแบบคงที่และแบบไดนามิก ส่งผลให้พลังงานคงที่ต่ำสำหรับสมาชิกทุกคนในครอบครัวอุปกรณ์ MachXO2 มีให้เลือกสองรุ่น ได้แก่ อุปกรณ์ที่ใช้พลังงานต่ำเป็นพิเศษ (ZE) และอุปกรณ์ประสิทธิภาพสูง (HC และ HE)อุปกรณ์พลังงานต่ำเป็นพิเศษมีให้เลือกสามระดับความเร็ว –1, –2 และ –3 โดย –3 เป็นระดับที่เร็วที่สุดในทำนองเดียวกัน อุปกรณ์ที่มีประสิทธิภาพสูงมีสามระดับความเร็ว: –4, –5 และ –6 โดย –6 จะเร็วที่สุดอุปกรณ์ HC มีตัวควบคุมแรงดันไฟฟ้าเชิงเส้นภายในซึ่งรองรับแรงดันไฟฟ้าของแหล่งจ่าย VCC ภายนอกที่ 3.3 V หรือ 2.5 V อุปกรณ์ ZE และ HE ยอมรับเพียง 1.2 V เป็นแรงดันไฟฟ้าของแหล่งจ่าย VCC ภายนอกยกเว้นแรงดันไฟฟ้าของแหล่งจ่ายไฟ อุปกรณ์ทั้งสามประเภท (ZE, HC และ HE) สามารถใช้งานร่วมกันได้และพินที่ทำงานร่วมกันได้MachXO2 PLD มีจำหน่ายในแพ็คเกจปราศจากฮาโลเจนขั้นสูงที่หลากหลายตั้งแต่การประหยัดพื้นที่ 2.5 มม. x 2.5 มม. WLCSP ไปจนถึง 23 มม. x 23 มม. fpBGAอุปกรณ์ MachXO2 รองรับการโยกย้ายความหนาแน่นภายในแพ็คเกจเดียวกันตาราง 1-1 แสดงความหนาแน่นของ LUT แพ็กเกจ และตัวเลือก I/O พร้อมด้วยพารามิเตอร์หลักอื่นๆลอจิกซอร์สซิงโครนัสที่ออกแบบไว้ล่วงหน้าซึ่งนำมาใช้ในตระกูลอุปกรณ์ MachXO2 รองรับมาตรฐานอินเทอร์เฟซที่หลากหลาย รวมถึง LPDDR, DDR, DDR2 และเกียร์ 7:1 สำหรับ I/O ของจอแสดงผล
ข้อมูลจำเพาะ: | |
คุณลักษณะ | ค่า |
หมวดหมู่ | วงจรรวม (ไอซี) |
ฝังตัว - FPGA (อาร์เรย์เกทที่ตั้งโปรแกรมฟิลด์ได้) | |
ผศ | Lattice Semiconductor Corporation |
ชุด | MachXO2 |
บรรจุุภัณฑ์ | ถาด |
สถานะชิ้นส่วน | คล่องแคล่ว |
จำนวน LABs/CLB | 160 |
จำนวนองค์ประกอบลอจิก/เซลล์ | 1280 |
บิต RAM ทั้งหมด | 65536 |
จำนวน I/O | 107 |
แรงดัน-จ่าย | 2.375V~3.465V |
ประเภทการติดตั้ง | พื้นผิวติด |
อุณหภูมิในการทำงาน | -40°C ~ 100°C (TJ) |
บรรจุภัณฑ์ / กล่อง | 144-LQFP |
แพ็คเกจอุปกรณ์ซัพพลายเออร์ | 144-TQFP (20x20) |
หมายเลขผลิตภัณฑ์พื้นฐาน | แอลซีเอ็มโอ2-1200 |